|
题名:
|
IC芯片设计中的静态时序分析实践 IC xin pian she ji zhong de jing tai shi xu fen xi shi jian / (美) J.巴斯卡尔, 拉凯什·查达著 , 刘斐然译 |
|
ISBN:
|
978-7-111-70686-1 价格: CNY135.00 |
|
语种:
|
chi |
|
载体形态:
|
XIV, 346页 图 24cm |
|
出版发行:
|
出版地: 北京 出版社: 机械工业出版社 出版日期: 2022.07 |
|
内容提要:
|
本书深度介绍了芯片设计中用静态时序分析进行时序验证的基本知识和应用方法, 涉及包括互连线模型、时序计算和串扰等在内的影响纳米级电路设计的时序的重要问题, 并详细解释了在不同工艺、环境、互连工艺角和片上变化 (OCV) 下进行时序检查的方法, 同时详细介绍了层次化块 (Block) 、全芯片及特殊I0接口的时序验证, 并提供了SDC、SDF及SPEF格式的完整介绍。不管是刚开始使用静态时序分析的初学者, 还是精通静态时序分析的专业人士, 本书都是优秀的教材或参考资料。 |
|
主题词:
|
IC卡 芯片 |
|
中图分类法:
|
TN402 版次: 5 |
|
主要责任者:
|
巴斯卡尔 ba si ka er 著 |
|
主要责任者:
|
查达 cha da 著 |
|
次要责任者:
|
刘斐然 liu fei ran 译 |
|
附注:
|
IC工程师精英课堂 |